blob: 3e0e69ead81362d2006635487586481b9310b6e4 [file] [log] [blame]
Imre Kis2cfb2b42021-12-15 19:15:42 +01001/* SPDX-License-Identifier: BSD-2-Clause AND BSD-3-Clause */
2/*
3 * Copyright (c) 2014, STMicroelectronics International N.V. All rights reserved.
4 * Copyright (c) 2015, Linaro Limited. All rights reserved.
Imre Kiseefeac32022-10-27 15:26:50 +02005 * Copyright (c) 2021-2023, Arm Limited and Contributors. All rights reserved.
Imre Kis2cfb2b42021-12-15 19:15:42 +01006 */
7#ifdef ARM32
8OUTPUT_FORMAT("elf32-littlearm")
9OUTPUT_ARCH(arm)
10#endif
11#ifdef ARM64
12OUTPUT_FORMAT("elf64-littleaarch64")
13OUTPUT_ARCH(aarch64)
14#endif
15
16ENTRY(__sp_entry)
17
18SECTIONS {
19 .text : {
20 __text_start = .;
21 *(.text.__sp_entry)
22 *(.text .text.*)
23 *(.stub)
24 *(.glue_7)
25 *(.glue_7t)
26 *(.gnu.linkonce.t.*)
27 /* Workaround for an erratum in ARM's VFP11 coprocessor */
28 *(.vfp11_veneer)
29 __text_end = .;
30 }
31 .plt : { *(.plt) }
32
33 .eh_frame_hdr : {
34 *(.eh_frame_hdr)
35 *(.eh_frame_entry .eh_frame_entry.*)
36 }
37 .eh_frame : { KEEP(*(.eh_frame)) *(.eh_frame.*) }
38 .gcc_except_table : { *(.gcc_except_table .gcc_except_table.*) }
39 .rodata : {
40 *(.gnu.linkonce.r.*)
41 *(.rodata .rodata.*)
42 }
43 .ARM.extab : { *(.ARM.extab* .gnu.linkonce.armextab.*) }
44 /* .ARM.exidx is sorted, so has to go in its own output section. */
45 PROVIDE_HIDDEN(__exidx_start = .);
46 .ARM.exidx : { *(.ARM.exidx* .gnu.linkonce.armexidx.*) }
47 PROVIDE_HIDDEN(__exidx_end = .);
48 .ctors : { *(.ctors) }
49 .dtors : { *(.dtors) }
50 .dynsym : { *(.dynsym) }
51 .dynstr : { *(.dynstr) }
52 .hash : { *(.hash) }
53 .note.gnu.build-id : { *(.note.gnu.build-id) }
Gabor Tothb446a1e2024-05-10 10:42:20 +020054 .note.gnu.property : { *(.note.gnu.property) }
Imre Kis2cfb2b42021-12-15 19:15:42 +010055
56 . = ALIGN(8);
57 __rela_start = .;
58 .rel.text : { *(.rel.text) *(.rel.gnu.linkonce.t*) }
59 .rela.text : { *(.rela.text) *(.rela.gnu.linkonce.t*) }
60 .rel.data : { *(.rel.data) *(.rel.gnu.linkonce.d*) }
61 .rela.data : { *(.rela.data) *(.rela.gnu.linkonce.d*) }
62 .rel.tdata : { *(.rel.tdata .rel.tdata.* .rel.gnu.linkonce.td.*) }
63 .rela.tdata : { *(.rela.tdata .rela.tdata.* .rela.gnu.linkonce.td.*) }
64 .rel.tbss : { *(.rel.tbss .rel.tbss.* .rel.gnu.linkonce.tb.*) }
65 .rela.tbss : { *(.rela.tbss .rela.tbss.* .rela.gnu.linkonce.tb.*) }
66 .rel.rodata : { *(.rel.rodata) *(.rel.gnu.linkonce.r*) }
67 .rela.rodata : { *(.rela.rodata) *(.rela.gnu.linkonce.r*) }
68 .rel.dyn : { *(.rel.dyn) }
69 .rel.got : { *(.rel.got) }
70 .rela.got : { *(.rela.got) }
71 .rela.dyn : { *(.rela.dyn) }
72 .rel.ctors : { *(.rel.ctors) }
73 .rela.ctors : { *(.rela.ctors) }
74 .rel.dtors : { *(.rel.dtors) }
75 .rela.dtors : { *(.rela.dtors) }
76 .rel.init : { *(.rel.init) }
77 .rela.init : { *(.rela.init) }
78 .rel.fini : { *(.rel.fini) }
79 .rela.fini : { *(.rela.fini) }
80 .rel.bss : { *(.rel.bss) }
81 .rela.bss : { *(.rela.bss) }
82 .rel.plt : { *(.rel.plt) }
83 .rela.plt : { *(.rela.plt) }
84 __rela_end = .;
85
86 /* Page align to allow dropping execute bit for RW data */
87 . = ALIGN(4096);
88
89 .dynamic : { *(.dynamic) }
90 .tdata : { *(.tdata .tdata.* .gnu.linkonce.td.*) }
91 .tbss : { *(.tbss .tbss.* .gnu.linkonce.tb.*) *(.tcommon) }
92 .got : { *(.got.plt) *(.got) }
93
94 .data : { *(.data .data.* .gnu.linkonce.d.*) }
95 .bss : {
Imre Kiseefeac32022-10-27 15:26:50 +020096 __bss_start = .;
Imre Kis2cfb2b42021-12-15 19:15:42 +010097 *(.bss .bss.* .gnu.linkonce.b.* COMMON)
Imre Kiseefeac32022-10-27 15:26:50 +020098 __bss_end = .;
Imre Kis2cfb2b42021-12-15 19:15:42 +010099 }
100 .stack : {
Davidson K6d6cd332024-06-21 12:15:02 +0530101 . = ALIGN(16);
Imre Kis2cfb2b42021-12-15 19:15:42 +0100102 __stack_start = .;
103 . += SP_STACK_SIZE;
Davidson K6d6cd332024-06-21 12:15:02 +0530104 . = ALIGN(16);
Imre Kis2cfb2b42021-12-15 19:15:42 +0100105 __stack_end = .;
106 }
107
108 /DISCARD/ : { *(.interp) }
109}
110
111ASSERT(__sp_entry == 0,
112 "__sp_entry must be at address 0. Please check input sections and linker settings.");